AD10電子繪圖
放置元器件常用的有三種方法:
1、通過(guò)元件庫(kù)面板放置;
2、通過(guò)菜單放置;
3、利用原理圖符號(hào)列表欄放置元器件。
《Altium Designer 10.0電路設(shè)計(jì)實(shí)用教程》 ——主編陳學(xué)平 ——清華大學(xué)出版社——2013年4月第一版——第72頁(yè)(第四章),有說(shuō)前兩種方法。
百度文庫(kù)中也有
/link?url=Qx_LfwPqo_pzZ2Zcm_qEigLjLRxp_aHb6hDemgR_
第三章,第2小題
首先建立一個(gè)工程(怎樣建立一個(gè)工程,工程的設(shè)置),然后繪制原理圖:選中PC Board Wizard 這個(gè)選項(xiàng)。
選項(xiàng)Analog or Mixed A/D 用來(lái)建立PSpice仿真工程的。然后選擇一個(gè)合適的地方存儲(chǔ)你的工程。
在下一步中不要選擇enable project simulation。然后點(diǎn)擊NEXT.然后在下一步中,添加CONNECTOR,DIscrete,和OPAmp元件庫(kù)。
在放置元件之前,需要先將place grid 選中(選中了就是灰色的,如果不選中的話(huà),放置的元件將會(huì)不能連上wire,因?yàn)樵墓苣_沒(méi)有放置在grid上,但是wire一般都是根據(jù)grid進(jìn)行連接的)。然后是放置元件,放置元件,需要到庫(kù)中尋找。
就需要對(duì)繪圖的軟件的庫(kù)文件有一些了解(庫(kù)文件的特點(diǎn)以及分布特點(diǎn))。當(dāng)放置某些元器件的時(shí)候,如果沒(méi)有,還需要自己根據(jù)datasheet建立自己的庫(kù)文件(怎樣建立庫(kù)文件)。
原理圖的最終效果圖如下:有源元件一般都有電源引腳也是接電源的那個(gè)供電的引腳一般是VCC之類(lèi)的,這些引腳有幾種情況,比如:這個(gè)引腳(Pin)定義的類(lèi)型為power類(lèi)型,但是這個(gè)Pin是隱藏的,不可見(jiàn)的,或者是一個(gè)power類(lèi)型的,但是可見(jiàn)的?;蛘呤沁@個(gè)Pin的類(lèi)型是(passive或者input等),一般是可見(jiàn)的。
可見(jiàn)的意思是說(shuō)這個(gè)Pin對(duì)于連接導(dǎo)線(xiàn)的工具(wire)來(lái)說(shuō)說(shuō)可見(jiàn)的,并不是針對(duì)的用戶(hù),不過(guò)一般情況下,一個(gè)不可見(jiàn)的Pin對(duì)于用戶(hù)來(lái)說(shuō)一般也是不可見(jiàn)的。對(duì)于數(shù)字元件來(lái)說(shuō),一般是不可見(jiàn)的power類(lèi)型的引腳。
但是對(duì)于模擬器件,尤其是放大器,通常一個(gè)引腳要么是可見(jiàn)的power類(lèi)型的引腳,要么是可見(jiàn)的非power類(lèi)型的引腳。 如果一個(gè)元件的供電引腳是一個(gè)power類(lèi)型的引腳而且是不可見(jiàn)的,你不能直接的將它連接到一個(gè)wire(net)上。
一個(gè)不可見(jiàn)的power類(lèi)型的pin是一個(gè)net而且是全局的。可以通過(guò)取相同的名字將一個(gè)元件的power類(lèi)型的pin連接到一個(gè)power symbol。
為了建立連接你需要在原理圖上放置一個(gè)power symbol (全局的)。Power Symbol 一直是可見(jiàn)的并且wired 到一個(gè)板子接口的插座上(connect)上,或者是一個(gè)仿真的供電電源上(PSpice power)。
可以修改power pin的名稱(chēng)或者power symbol的名稱(chēng),使它們屬于同一個(gè)網(wǎng)絡(luò)如果一個(gè)供電引腳是power類(lèi)型的pin ,而且是可見(jiàn)的,可以直接的用wires 連接上,也可以應(yīng)用power類(lèi)型的pin的全局的屬性應(yīng)用power symbols 。如果應(yīng)用全局特性名字應(yīng)該一樣,如果是直接連接就不用考慮名字的改變了。
如果你應(yīng)用一個(gè)有多個(gè)part的封裝的時(shí)(比如一個(gè)有四個(gè)放大器,共享powerpin ),所有在放置在原理圖中的屬于這個(gè)封裝中的part,必須讓他們的電源供電引腳以相同的方式連接。要么都是全局的,要么全都是通過(guò)wire連接的。
如果一個(gè)元件的供電引腳不是一個(gè)power類(lèi)型的引腳(pin),你必須應(yīng)用一個(gè)wire去連接那個(gè)pin到其他的物體,比如一個(gè)power symbol 或者一個(gè)板子的接口(connect)。如果一個(gè)放置了多于一個(gè)part從一個(gè)有多個(gè)part的封裝中(而且這個(gè)封裝的供電引腳不是power類(lèi)型的),只需其中一個(gè)part 的供電引腳連接,(當(dāng)然你也可以將所有的供電引腳都連上),(通過(guò)看第七章了解一下更多關(guān)于pin類(lèi)型的信息)Zero-length power pins 和 line-length power pins 對(duì)于wire都是可見(jiàn)的,但是對(duì)于用戶(hù)來(lái)說(shuō)zero-length pins 是不可見(jiàn)的。
放置power symbol(比如vcc,gnd等等)。他就是常見(jiàn)的電路中的各種電源符號(hào)。
當(dāng)在原理圖上修改一個(gè)元件的封裝的時(shí)候(也可以對(duì)一個(gè)元件的單個(gè)的引腳進(jìn)行單獨(dú)的操作),design cache 與part library 之間的連接就被打破了,在本章的最后詳細(xì)的講述細(xì)節(jié)在管理design cache方面。(關(guān)于design cache。
Cleanup cache 移除從design cache 移除不用的元件。)。
為PCB設(shè)計(jì)做好準(zhǔn)備:當(dāng)所有的元件之間的連接都完成之后,下一步就是準(zhǔn)備制作一個(gè)LAYOUT netlist了。(1) 保證所有的元件的封裝都安排上了(2) 給相關(guān)的元件分組(3) 執(zhí)行一次annotation(4) 清除design cache(5) 在原理圖中執(zhí)行一次DRC(6) 生成網(wǎng)絡(luò)表Grouping related Components可以將同一部分的電路(比如運(yùn)放和他的引腳上的那個(gè)濾波電容)作為一個(gè)組(group),這樣生成網(wǎng)絡(luò)表的時(shí)候,導(dǎo)入PCB,可以使在PCB中放置元件更加的容易,分組號(hào)信息將在原理圖中安排并且導(dǎo)入到Layout中去。
執(zhí)行annotate,通過(guò)軟件制動(dòng)對(duì)元件設(shè)置標(biāo)號(hào)。并且為每個(gè)元件指定PCB封裝。
繪制完畢原理圖的時(shí)候,執(zhí)行一次原理圖的DRC檢查,看一下你的設(shè)計(jì)上并不是遵守設(shè)計(jì)規(guī)則。如果沒(méi)有錯(cuò)誤,就生成網(wǎng)絡(luò)表netlist。
不要關(guān)閉原理圖工程,以便原理圖與PCB圖之間進(jìn)行交流。然后開(kāi)始進(jìn)行PCB板的設(shè)計(jì):首先要分析一下板子的需求,根據(jù)設(shè)計(jì)中用到的元件的類(lèi)型(封裝和安裝類(lèi)型),得出板層的層數(shù),走線(xiàn)的寬度和布線(xiàn)的間隔的需要。
設(shè)計(jì)中用到了貼片和直插元件還有8個(gè)腳的SOIC元件。設(shè)計(jì)的需要在下圖中列了出來(lái)。
這個(gè)圖顯示了板子的主要需求。以為至少需要兩個(gè)電源和一個(gè)ground電源層,而且至少需要兩個(gè)布線(xiàn)層。
(除非跳線(xiàn)),那就需要5層了,因?yàn)榇蠖鄶?shù)的多層板是由雙層板的內(nèi)核疊加而成,所以只可能得到偶數(shù)成的多層板。我們可以應(yīng)用。
這就要看看畫(huà)好的元件放到哪個(gè)庫(kù)里了,如果是在軟件默認(rèn)的庫(kù)里,那就直接從那個(gè)庫(kù)里找出來(lái)就行了。如果不是在原先的庫(kù)里,那么就需要加載元件所在的庫(kù),方法是:
1、在軟件界面的右側(cè)點(diǎn)擊Libraries選項(xiàng)卡,會(huì)彈出Libraries窗口
2、點(diǎn)擊其上方的Libraries按鈕,會(huì)彈出一個(gè)窗口
3、然后在這個(gè)窗口的右下角點(diǎn)擊Install,又會(huì)彈出一個(gè)對(duì)話(huà)框
4、找到存儲(chǔ)的元件庫(kù),點(diǎn)擊“打開(kāi)”即可將次此元件庫(kù)加載到軟件的庫(kù)列表中了
5、這時(shí),在庫(kù)列表中找到剛剛加載的庫(kù),就可以找到元件,然后加到原理圖中了。
其實(shí)也沒(méi)什么方法,就是多看多學(xué),先看圖例,再看回路,慢慢來(lái),還有多請(qǐng)教。
用電路元件符號(hào)表示電路連接的圖,叫電路圖。電路圖是人們?yōu)檠芯?、工程?guī)劃的需要,用物理電學(xué)標(biāo)準(zhǔn)化的符號(hào)繪制的一種表示各元器件組成及器件關(guān)系的原理布局圖。由電路圖可以得知組件間的工作原理,為分析性能、安裝電子、電器產(chǎn)品提供規(guī)劃方案。在設(shè)計(jì)電路中,工程師可從容在紙上或電腦上進(jìn)行,確認(rèn)完善后再進(jìn)行實(shí)際安裝。通過(guò)調(diào)試改進(jìn)、修復(fù)錯(cuò)誤、直至成功。采用電路仿真軟件進(jìn)行電路輔助設(shè)計(jì)、虛擬的電路實(shí)驗(yàn),可提高工程師工作效率、節(jié)約學(xué)習(xí)時(shí)間,使實(shí)物圖更直觀。
電路圖主要由元件符號(hào)、連線(xiàn)、結(jié)點(diǎn)、注釋四大部分組成。 元件符號(hào)表示實(shí)際電路中的元件,它的形狀與實(shí)際的元件不一定相似,甚至完全不一樣。但是它一般都表示出了元件的特點(diǎn),而且引腳的數(shù)目都和實(shí)際元件保持一致。 連線(xiàn)表示的是實(shí)際電路中的導(dǎo)線(xiàn),在原理圖中雖然是一根線(xiàn),但在常用的印刷電路板中往往不是線(xiàn)而是各種形狀的銅箔塊,就像收音機(jī)原理圖中的許多連線(xiàn)在印刷電路板圖中并不一定都是線(xiàn)形的,也可以是一定形狀的銅膜。 結(jié)點(diǎn)表示幾個(gè)元件引腳或幾條導(dǎo)線(xiàn)之間相互的連接關(guān)系。所有和結(jié)點(diǎn)相連的元件引腳、導(dǎo)線(xiàn),不論數(shù)目多少,都是導(dǎo)通的。 注釋在電路圖中是十分重要的,電路圖中所有的文字都可以歸入注釋—類(lèi)。細(xì)看以上各圖就會(huì)發(fā)現(xiàn),在電路圖的各個(gè)地方都有注釋存在,它們被用來(lái)說(shuō)明元件的型號(hào)、名稱(chēng)等等。
1、完整地反映電路的組成,即要把電源、用電器、導(dǎo)線(xiàn)和電鍵都畫(huà)在電路之中,不能遺漏某一電路器件。
2、規(guī)范地使用器件符號(hào),如電池、電燈、電鈴、電鍵、導(dǎo)線(xiàn)等。
3、合理地安排器件符號(hào)的位置,應(yīng)盡可能使器件均勻地分布在電路中,畫(huà)成的電路圖應(yīng)清楚美觀。
4、平直地描繪連接導(dǎo)線(xiàn),通常用橫平、豎直的線(xiàn)段代表連接導(dǎo)線(xiàn),轉(zhuǎn)彎處一般取直角,使電路圖畫(huà)得簡(jiǎn)潔、工整。
識(shí)別串、并聯(lián)電路的方法
識(shí)別串、并聯(lián)電路可以從電路中有無(wú)支路入手分析:串聯(lián)電路沒(méi)有其它支路, 并聯(lián)電路中有幾個(gè)支路。也可以從電路的通斷來(lái)判別:串聯(lián)電路中,斷開(kāi)任意一個(gè)用電器,整個(gè)電路就被切斷;而在并聯(lián)電路中,斷開(kāi)任意一條支路,其余支路仍然是通的。
設(shè)計(jì)電路的方法
設(shè)計(jì)電路,就是按照要求確定電路中的各個(gè)元件的位置。其方法是:先將開(kāi)關(guān)和用電器對(duì)應(yīng)地連接起來(lái),要能分析出電鍵是控制哪個(gè)用電器的,在電路中起什么作用(是控制干路,還是控制支路);再將電鍵和所控制的用電器串聯(lián)起來(lái),若開(kāi)關(guān)是在干路中,應(yīng)與電源串聯(lián)。然后通過(guò)分析,判斷出用電器之間是串聯(lián),還是并聯(lián)。如果電鍵和一個(gè)用電器并聯(lián),電鍵閉合后這個(gè)用電器就會(huì)被短路(相當(dāng)于用一根導(dǎo)線(xiàn)把用電器兩端連起來(lái),但整個(gè)電路不會(huì)短路)。
在分析的基礎(chǔ)上,正確畫(huà)出電路圖。
作圖時(shí),電路元件要按照規(guī)定的符號(hào)畫(huà)出來(lái)。最后,根據(jù)題中要求,按照所作出的電路圖,逐項(xiàng)檢查,看是否合乎要求。
希望我能幫助你解疑釋惑。
首先建立一個(gè)工程(怎樣建立一個(gè)工程,工程的設(shè)置),然后繪制原理圖:選中PC Board Wizard 這個(gè)選項(xiàng)。
選項(xiàng)Analog or Mixed A/D 用來(lái)建立PSpice仿真工程的。然后選擇一個(gè)合適的地方存儲(chǔ)你的工程。
在下一步中不要選擇enable project simulation。然后點(diǎn)擊NEXT.然后在下一步中,添加CONNECTOR,DIscrete,和OPAmp元件庫(kù)。
在放置元件之前,需要先將place grid 選中(選中了就是灰色的,如果不選中的話(huà),放置的元件將會(huì)不能連上wire,因?yàn)樵墓苣_沒(méi)有放置在grid上,但是wire一般都是根據(jù)grid進(jìn)行連接的)。然后是放置元件,放置元件,需要到庫(kù)中尋找。
就需要對(duì)繪圖的軟件的庫(kù)文件有一些了解(庫(kù)文件的特點(diǎn)以及分布特點(diǎn))。當(dāng)放置某些元器件的時(shí)候,如果沒(méi)有,還需要自己根據(jù)datasheet建立自己的庫(kù)文件(怎樣建立庫(kù)文件)。
原理圖的最終效果圖如下:有源元件一般都有電源引腳也是接電源的那個(gè)供電的引腳一般是VCC之類(lèi)的,這些引腳有幾種情況,比如:這個(gè)引腳(Pin)定義的類(lèi)型為power類(lèi)型,但是這個(gè)Pin是隱藏的,不可見(jiàn)的,或者是一個(gè)power類(lèi)型的,但是可見(jiàn)的?;蛘呤沁@個(gè)Pin的類(lèi)型是(passive或者input等),一般是可見(jiàn)的。
可見(jiàn)的意思是說(shuō)這個(gè)Pin對(duì)于連接導(dǎo)線(xiàn)的工具(wire)來(lái)說(shuō)說(shuō)可見(jiàn)的,并不是針對(duì)的用戶(hù),不過(guò)一般情況下,一個(gè)不可見(jiàn)的Pin對(duì)于用戶(hù)來(lái)說(shuō)一般也是不可見(jiàn)的。對(duì)于數(shù)字元件來(lái)說(shuō),一般是不可見(jiàn)的power類(lèi)型的引腳。
但是對(duì)于模擬器件,尤其是放大器,通常一個(gè)引腳要么是可見(jiàn)的power類(lèi)型的引腳,要么是可見(jiàn)的非power類(lèi)型的引腳。 如果一個(gè)元件的供電引腳是一個(gè)power類(lèi)型的引腳而且是不可見(jiàn)的,你不能直接的將它連接到一個(gè)wire(net)上。
一個(gè)不可見(jiàn)的power類(lèi)型的pin是一個(gè)net而且是全局的。可以通過(guò)取相同的名字將一個(gè)元件的power類(lèi)型的pin連接到一個(gè)power symbol。
為了建立連接你需要在原理圖上放置一個(gè)power symbol (全局的)。Power Symbol 一直是可見(jiàn)的并且wired 到一個(gè)板子接口的插座上(connect)上,或者是一個(gè)仿真的供電電源上(PSpice power)。
可以修改power pin的名稱(chēng)或者power symbol的名稱(chēng),使它們屬于同一個(gè)網(wǎng)絡(luò)如果一個(gè)供電引腳是power類(lèi)型的pin ,而且是可見(jiàn)的,可以直接的用wires 連接上,也可以應(yīng)用power類(lèi)型的pin的全局的屬性應(yīng)用power symbols 。如果應(yīng)用全局特性名字應(yīng)該一樣,如果是直接連接就不用考慮名字的改變了。
如果你應(yīng)用一個(gè)有多個(gè)part的封裝的時(shí)(比如一個(gè)有四個(gè)放大器,共享powerpin ),所有在放置在原理圖中的屬于這個(gè)封裝中的part,必須讓他們的電源供電引腳以相同的方式連接。要么都是全局的,要么全都是通過(guò)wire連接的。
如果一個(gè)元件的供電引腳不是一個(gè)power類(lèi)型的引腳(pin),你必須應(yīng)用一個(gè)wire去連接那個(gè)pin到其他的物體,比如一個(gè)power symbol 或者一個(gè)板子的接口(connect)。如果一個(gè)放置了多于一個(gè)part從一個(gè)有多個(gè)part的封裝中(而且這個(gè)封裝的供電引腳不是power類(lèi)型的),只需其中一個(gè)part 的供電引腳連接,(當(dāng)然你也可以將所有的供電引腳都連上),(通過(guò)看第七章了解一下更多關(guān)于pin類(lèi)型的信息)Zero-length power pins 和 line-length power pins 對(duì)于wire都是可見(jiàn)的,但是對(duì)于用戶(hù)來(lái)說(shuō)zero-length pins 是不可見(jiàn)的。
放置power symbol(比如vcc,gnd等等)。他就是常見(jiàn)的電路中的各種電源符號(hào)。
當(dāng)在原理圖上修改一個(gè)元件的封裝的時(shí)候(也可以對(duì)一個(gè)元件的單個(gè)的引腳進(jìn)行單獨(dú)的操作),design cache 與part library 之間的連接就被打破了,在本章的最后詳細(xì)的講述細(xì)節(jié)在管理design cache方面。(關(guān)于design cache。
Cleanup cache 移除從design cache 移除不用的元件。)。
為PCB設(shè)計(jì)做好準(zhǔn)備:當(dāng)所有的元件之間的連接都完成之后,下一步就是準(zhǔn)備制作一個(gè)LAYOUT netlist了。(1) 保證所有的元件的封裝都安排上了(2) 給相關(guān)的元件分組(3) 執(zhí)行一次annotation(4) 清除design cache(5) 在原理圖中執(zhí)行一次DRC(6) 生成網(wǎng)絡(luò)表Grouping related Components可以將同一部分的電路(比如運(yùn)放和他的引腳上的那個(gè)濾波電容)作為一個(gè)組(group),這樣生成網(wǎng)絡(luò)表的時(shí)候,導(dǎo)入PCB,可以使在PCB中放置元件更加的容易,分組號(hào)信息將在原理圖中安排并且導(dǎo)入到Layout中去。
執(zhí)行annotate,通過(guò)軟件制動(dòng)對(duì)元件設(shè)置標(biāo)號(hào)。并且為每個(gè)元件指定PCB封裝。
繪制完畢原理圖的時(shí)候,執(zhí)行一次原理圖的DRC檢查,看一下你的設(shè)計(jì)上并不是遵守設(shè)計(jì)規(guī)則。如果沒(méi)有錯(cuò)誤,就生成網(wǎng)絡(luò)表netlist。
不要關(guān)閉原理圖工程,以便原理圖與PCB圖之間進(jìn)行交流。然后開(kāi)始進(jìn)行PCB板的設(shè)計(jì):首先要分析一下板子的需求,根據(jù)設(shè)計(jì)中用到的元件的類(lèi)型(封裝和安裝類(lèi)型),得出板層的層數(shù),走線(xiàn)的寬度和布線(xiàn)的間隔的需要。
設(shè)計(jì)中用到了貼片和直插元件還有8個(gè)腳的SOIC元件。設(shè)計(jì)的需要在下圖中列了出來(lái)。
這個(gè)圖顯示了板子的主要需求。以為至少需要兩個(gè)電源和一個(gè)ground電源層,而且至少需要兩個(gè)布線(xiàn)層。
(除非跳線(xiàn)),那就需要5層了,因?yàn)榇蠖鄶?shù)的多層板是由雙層板的內(nèi)核疊加而成,所以只可能得到偶數(shù)成的多層板。我們可以應(yīng)用。
聲明:本網(wǎng)站尊重并保護(hù)知識(shí)產(chǎn)權(quán),根據(jù)《信息網(wǎng)絡(luò)傳播權(quán)保護(hù)條例》,如果我們轉(zhuǎn)載的作品侵犯了您的權(quán)利,請(qǐng)?jiān)谝粋€(gè)月內(nèi)通知我們,我們會(huì)及時(shí)刪除。
蜀ICP備2020033479號(hào)-4 Copyright ? 2016 學(xué)習(xí)鳥(niǎo). 頁(yè)面生成時(shí)間:2.971秒